数据转换器英文文献

2024-10-24

数据转换器英文文献(通用4篇)

数据转换器英文文献 篇1

12-Bit A/D Converter

CIRCUIT OPERATION The AD574A is a complete 12-bit A/D converter which requires no external components to provide the complete successive approximation analog-to-digital conversion function.A block diagram of the AD574A is shown in Figure 1.Figure 1.Block Diagram of AD574A 12-Bit A-to-D Converter

When the control section is commanded to initiate a conversion(as described later), it enables the clock and resets the successiveapproximation register(SAR)to all zeros.Once a conversion cycle has begun, it cannot be stopped or restarted and data is not available from the output buffers.The SAR, timed by the clock, will sequence through the conversion cycle and return an end-of-convert flag to the control section.The control section will then disable the clock, bring the output status flag low, and enable control functions to allow data read functions by external command.During the conversion cycle, the internal 12-bit current output DAC is sequenced by the SAR from the most significant bit(MSB)to least significant bit(LSB)to provide an output current which accurately balances the input signal current through the 5kΩ(or10kΩ)input resistor.The comparator determines whether the addition of each successively-weighted bit current causes the DAC current sum to be greater or less than the input current;if the sum is less, the bit is left on;if more, the bit is turned off.After testing all the bits, the SAR contains a 12-bit binary code which accurately represents the input signal to within 1/2 LSB.The temperature-compensated buried Zener reference provides the primary voltage reference to the DAC and guarantees excellent stability with both time and temperature.The reference is trimmed to 10.00 volts 0.2%;it can supply up to 1.5 mA to an external load in addition to the requirements of the reference input resistor(0.5 mA)and bipolar offset resistor(1 mA)when the AD574A is powered from 15 V supplies.If the AD574A is used with 12 V supplies, or if external current must be supplied over the full temperature range, an external buffer amplifier is recommended.Any external load on the AD574A reference must remain constant during conversion.The thin-film application resistors are trimmed to match the full-scale output current of the DAC.There are two 5 kinput scaling resistors to allow either a 10 volt or 20 volt span.The 10 kbipolar offset resistor is grounded for unipolar operation and connected to the 10 volt reference for bipolar operation.DRIVING THE AD574 ANALOG INPUT

Figure 2.Op Amp – AD574A Interface

The output impedance of an op amp has an open-loop value which, in a closed loop, is divided by the loop gain available at the frequency of interest.The amplifier should have acceptable loop gain at 500 kHz for use with the AD574A.To check whether the output properties of a signal source are suitable, monitor the AD574’s input with an oscilloscope while a conversion is in progress.Each of the 12 disturbances should subside in sorless.For applications involving the use of a sample-and-hold amplifier, the AD585 is recommended.The AD711 or AD544 op amps are recommended for dc applications.SAMPLE-AND-HOLD AMPLIFIERS Although the conversion time of the AD574A is a maximum of 35 s, to achieve accurate 12-bit conversions of frequencies greater than a few Hz requires the use of a sample-and-hold amplifier(SHA).If the voltage of the analog input signal driving the AD574A changes by more than 1/2 LSB over the time interval needed to make a conversion, then the input requires a SHA.The AD585 is a high linearity SHA capable of directly driving the analog input of the AD574A.The AD585’s fast acquisition time, low aperture and low aperture jitter are ideally suited for high-speed data acquisition systems.Consider the AD574A converter with a 35 s conversion time and an input signal of 10 V p-p: the maximum frequency which may be applied to achieve rated accuracy is 1.5 Hz.However, with the addition of an AD585, as shown in Figure 3, the maximum frequency increases to 26 kHz.The AD585’s low output impedance, fast-loop response, and low droop maintain 12-bits of accuracy under the changing load conditions that occur during a conversion, making it suitable for use in high accuracy conversion systems.Many other SHAs cannot achieve 12-bits of accuracy and can thus compromise a system.The AD585 is recommended for AD574A applications requiring a sample and hold.Figure 3.AD574A with AD585 Sample and Hold

SUPPLY DECOUPLING AND LAYOUT CONSIDERATIONS It is critically important that the AD574A power supplies be filtered, well regulated, and free from high frequency noise.Use of noisy supplies will cause unstable output codes.Switching power supplies are not recommended for circuits attempting to achieve 12-bit accuracy unless great care is used in filtering any switching spikes present in the output.Remember that a few millivolts of noise represents several counts of error in a 12-bit ADC.Circuit layout should attempt to locate the AD574A, associated analog input circuitry, and interconnections as far as possible from logic circuitry.For this reason, the use of wire-wrap circuit construction is not recommended.Careful printed circuit construction is preferred.UNIPOLAR RANGE CONNECTIONS FOR THE AD574A The AD574A contains all the active components required to perform a complete 12-bit A/D conversion.Thus, for most situations, all that is necessary is connection of the power supplies(+5 V, +12 V/+15 V and –12 V/–15 V), the analog input, and the conversion initiation command, as discussed on the next page.Analog input connections and calibration are easily accomplished;the unipolar operating mode is shown in Figure 4.Figure 4.Unipolar Input Connections

All of the thin-film application resistors of the AD574A are trimmed for absolute calibration.Therefore, in many applications, no calibration trimming will be required.The absolute accuracy for each grade is given in the specification tables.For example, if no trims are used, the AD574AK guarantees 1 LSB max zero offset error and 0.25%(10 LSB)max full-scale error.(Typical full-scale error is 2 LSB.)If the offset trim is not required, Pin 12 can be connected directly to Pin 9;the two resistors and trimmer for Pin 12 are then not needed.If the full-scale trim is not needed, a 50 1% metal film resistor should be connected between Pin 8 and Pin 10.The analog input is connected between Pin 13 and Pin 9 for a 0 V to +10 V input range, between 14 and Pin 9 for a 0 V to +20 V input range.The AD574A easily accommodates an input signal beyond the supplies.For the 10 volt span input, the LSB has a nominal value of 2.44 mV;for the 20 volt span, 4.88 mV.If a 10.24 V range is desired(nominal 2.5 mV/bit), the gain trimmer(R2)should be replaced by a 50Ωesistor, and a 200Ωtrimmer inserted in series with the analog input to Pin 13 for a full-scale range of 20.48 V(5 mV/bit), use a 500 trimmer into Pin 14.The gain trim described below is now done with these trimmers.The nominal input impedance into Pin 13 is 5kΩ, and 10kΩinto Pin 14.UNIPOLAR CALIBRATION The AD574A is intended to have a nominal 1/2 LSB offset so that the exact analog input for a given code will be in the middle of that code(halfway between the transitions to the codes above and below it).Thus, the first transition(from 0000 0000 0000 to 0000 0000 0001)will occur for an input level of +1/2 LSB(1.22 mV for 10 V range).If Pin 12 is connected to Pin 9, the unit will behave in this manner, within specifications.If the offset trim(R1)is used, it should be trimmed as above, although a different offset can be set for a particular system requirement.This circuit will give approximately 15 mV of offset trim range.The full-scale trim is done by applying a signal 1/2 LSB below the nominal full scale(9.9963 for a 10 V range).Trim R2 to give the last transition(1111 1111 1110 to 1111 1111 1111).BIPOLAR OPERATION The connections for bipolar ranges are shown in Figure 5.Again, as for the unipolar ranges, if the offset and gain specifications are sufficient, one or both of the trimmers shown can be replaced by a 50 1% fixed resistor.Bipolar calibration is similar to unipolar calibration.Figure 5.Bipolar Input Connections

CONTROL LOGIC The AD574A contains on-chip logic to provide conversion initiation and data read operations from signals commonly available in microprocessor systems.Figure 6 shows the internal logic circuitry of the AD574A.The control signals CE, CS, and R/C control the operation of the converter.The state of R/C when CE and CS are both asserted determines whether a data read(R/C = 1)or a convert(R/C = 0)is in progress.The register control inputs AO and 12/8 control conversion length and data format.The AO line is usually tied to the least significant bit of the address bus.If a conversion is started with AO low, a full 12-bit conversion cycleis initiated.If AO is high during a convert start, a shorter 8-bit conversion cycle results.During data read operations, AO determines whether the three-state buffers containing the 8 MSBs of the conversion result(AO = 0)or the 4 LSBs(AO = 1)are enabled.The 12/8 pin determines whether the output data is to be organized as two 8-bit words(12/8 tied to DIGITAL COMMON)or a single 12-bit word(12/8 tied to VLOGIC).The 12/8 pin is not TTL-compatible and must be hard-wired to either VLOGIC or DIGITAL COMMON.In the 8-bit mode, the byte addressed when AO is high contains the 4 LSBs from the conversion followed by four trailing zeroes.This organization allows the data lines to be overlapped for direct interface to 8-bit buses without the need for external three-state buffers.It is not recommended that AO change state during a data read operation.Asymmetrical enable and disable times of the three-state buffers could cause internal bus contention resulting in potential damage to the AD574A.Figure 6.AD574A Control Logic An output signal, STS, indicates the status of the converter.STS goes high at the beginning of a conversion and returns low when the conversion cycle is complete.TIMING The AD574A is easily interfaced to a wide variety of microprocessors and other digital systems.The following discussion of the timing requirements of the AD574A control signals should provide the system designer with useful insight into the operation of the device.Figure 7 shows a complete timing diagram for the AD574A convert start operation.R/C should be low before both CE and CS are asserted;if R/C is high, a read operation will momentarily occur, possibly resulting in system bus contention.Either CE or CS may be used to initiate a conversion;however, use of CE is recommended since it includes one less propagation delay than CS and is the faster input.In Figure 7, CE is used to initiate the conversion.Figure 7

Once a conversion is started and the STS line goes high, convert start commands will be ignored until the conversion cycle is complete.The output data buffers cannot be enabled during conversion.Figure 8 shows the timing for data read operations.During data read operations, access time is measured from the point where CE and R/C both are high(assuming CS is already low).If CS is used to enable the device, access time is extended by 100 ns.Figure 8.Read Cycle Timing

In the 8-bit bus interface mode(12/8 input wired to DIGITAL COMMON), the address bit, AO, must be stable at least 150 ns prior to CE going high and must remain stable during the entire read cycle.If AO is allowed to change, damage to the AD574A output buffers may result.“STAND-ALONE” OPERATION The AD574A can be used in a ―stand-alone‖ mode, which is useful in systems with dedicated input ports available and thus not requiring full bus interface capability.In this mode, CE and 12/8 are wired high, CS and AO are wired low, and conversion is controlled by R/C.The three-state buffers are enabled when R/C is high and a conversion starts when R/C goes low.This allows two possible control signals—a high pulse or a low pulse.Operation with a low pulse is shown in Figure 11.In this case, the outputs are forced into the high impedance state in response to the falling edge of R/C and return to valid logic levels after the conversion cycle is completed.The STS line goes high 600 ns after R/C goes low and returns low 300 ns after data is valid.Figure 11.Low Pulse for R/C—Outputs Enabled After Conversion

If conversion is initiated by a high pulse as shown in Figure 12, the data lines are enabled during the time when R/C is high.The falling edge of R/C starts the next conversion, and the data lines return to three-state(and remain three-state)until the next high pulse of R/C.Figure 12.High Pulse for R/C—Outputs Enabled While R/C High, Otherwise High-Z

Usually the low pulse for R/C stand-alone mode will be used.Figure 13 illustrates a typical stand-alone configuration for 8086 type processors.The addition of the 74F/S374 latches improves bus access/release times and helps minimize digital feedthrough to the analog portion of the converter.INTERFACING THE AD574A TO MICROPROCESSORS The control logic of the AD574A makes direct connection to most microprocessor system buses possible.While it is impossible to describe the details of the interface connections for every microprocessor type, several representative examples will be described here.GENERAL A/D CONVERTER INTERFACE CONSIDERATIONS A typical A/D converter interface routine involves several operations.First, a write to the ADC address initiates a conversion.The processor must then wait for the conversion cycle to complete, since most ADCs take longer than one instruction cycle to complete a conversion.Valid data can, of course, only be read after the conversion is complete.The AD574A provides an output signal(STS)which indicates when a conversion is in progress.This signal can be polled by the processor by reading it through an external three-state buffer(or other input port).The STS signal can also be used to generate an interrupt upon completion of conversion, if the system timing requirements are critical(bear in mind that the maximum conversion time of the AD574A is only 35 microseconds)and the processor has other tasks to perform during the ADC conversion cycle.Another possible time-out method is to assume that the ADC will take 35 microseconds to convert, and insert a sufficient number of ―do-nothing‖ instructions to ensure that 35 microseconds of processor time is consumed

Once it is established that the conversion is finished, the data can be read.In the case of an ADC of 8-bit resolution(or less), a single data read operation is sufficient.In the case of converters with more data bits than are available on the bus, a choice of data formats is required, and multiple read operations are needed.The AD574A includes internal logic to permit direct interface to 8-bit or 16-bit data buses, selected by connection of the 12/8 input.In 16-bit bus applications(12/8 high)the data lines(DB11 through DB0)may be connected to either the 12 most significant or 12 least significant bits of the data bus.The remaining four bits should be masked in software.The interface to an 8-bit data bus(12/8 low)is done in a left-justified format.The even address(A0 low)contains the 8 MSBs(DB11 through DB4).The odd address(A0 high)contains the 4 LSBs(DB3 through DB0)in the upper half of the byte, followed by four trailing zeroes, thus eliminating bit masking instructions.SPECIFIC PROCESSOR INTERFACE EXAMPLES Z-80 System Interface The AD574A may be interfaced to the Z-80 processor in an I/O or memory mapped configuration.Figure 15 illustrates an I/O or mapped configuration.The Z-80 uses address lines A0–A7 to decode the I/O port address.An interesting feature of the Z-80 is that during I/O operations a single wait state is automatically inserted, allowing the AD574A to be used with Z-80 processors having clock speeds up to 4 MHz.For applications faster than 4 MHz use the wait state generator in Figure 16.In a memory mapped configuration the AD574A may be interfaced to Z-80 processors with clock speeds of up to 2.5 MHz.

英文文献翻译 篇2

羊草(Leymus chinensis)花粉散播、活力及柱头可受性 黄泽豪1,2;朱锦懋2;母锡金和林金星1*

重点实验室的光合作用和分子生理学、植物研究所,中国科学院,北京100093, 中国和录取的生物工程、福建师范大学、350007中国福州

接收:2003.4.16返回修改:2003.9.10定稿:2003.12.3电子出版:2004.1.26 背景和目的羊草是一种具有重要的经济价值和生态价值的草,它广泛的分布于亚欧大陆的东部地区。然而,羊草在自然条件下有性繁殖能力低,种子产量少。揭示羊草结实率低的原因,提高其种子生产,是一项亟待接的问题。本文针对这个问题,作出相关研究。

主要原因

羊草的花期是在四月份,一般持续5天。最适授粉时间在1600h与1700h之间,在期间大约有56.1%花粉粒散出。花序的不同部位花粉密度不同,中部花粉密度最高,其次是上部,基部最低。TCC法比IKI更准确,测的花粉活力为62.4%;划分在猪头上的萌发率为50%。花粉的活力持续仅为3h并且P/O值高达79333/1。柱头可受性时间短,仅为3h;开方受粉时,86.7%的柱头获得传粉。在整个授粉期,不同部位相对繁殖能力的峰值中间> 基部>上端。一天的繁殖能力变化和花粉的散播是相似的。授粉期一天最高的花粉量表示最高的繁殖能力。自花授粉不能产生种子。

总结

数据表明低花粉活力,短的花粉寿命和短的柱头可受性,都反映了羊草是典型的低产量饲料作物。

关键词:羊草,花粉色散,花粉活力,柱头可授性,繁殖,激光扫描共聚焦显微镜。前 言

羊草为小麦族多年生根茎型禾本科牧草。由于羊草具有极强的抗逆性,主要分布在亚欧大陆的最东部地区,从朝鲜到蒙古和中国的北方,从西北到西伯利亚。早春发芽,迅速生长,适口性好,牧草生产使得它成为理想的饲料及饲料生产产品。除此之外,由于羊草无性繁殖效率高,并且拥有茂盛的水平的根状茎匍匐,所以被作为一种固土植物,防止北方的土地沙漠化。

因为羊草是一种具有重要的经济价值和生态价值的草,人们非常的关注它。然而,面临这一个重大的问题是有性繁殖率低。为了准确的揭示它有性繁殖率的原因,所以对这个种进行了几项调查;然而,这些调查都集中在对其生态因素的影响上。很少有对其生殖方面的调查。有关报道称羊草在自然状态下的种子产量<40%。种子的产量可能受到温度的影响,营养的供给和植物的生长,还有人和动物的干扰。然而,低的繁殖的原因是还是未知的。大部分原因是对这种生物学方面的研究尚且未知和不全。这是一项客观研究花粉色散的方法,在自然条件下授粉期花粉活力和柱头可受性,来评价这些因素对羊草结实率的影响。

材料与方法:研究样地位于内蒙古锡林河盆地南部,海拔1265米,年降水量350mm,年平均气温0.3℃,属于温带半干旱地区。固定样地始建于1979年,固封后主要用于草原生态系统结构和功能方面监测研究。

花粉散播

用玻片捕获法测花粉流密度。大载玻片的一面均匀地涂满凡士林,涂面朝上置于花序不同位置登高的支架上,一小时后收起玻片。金属丝网被钉在地上,通过土地表面高为0.38、0.45和0.52的幻灯片对应低中高部位的峰值。从2002年6月21到31日每天收集花粉。从6月21日到25日,幻灯片处于0-8:00h并且在18:00h发生变化。从6月26日到31

日,幻灯片处于0-8:00h并且在12:00h和14:00h发生变化,每小时都发生变化一直持续到18:00h。幻灯片置于18:00h每天收集处于0-8:00h的花粉。在收集期间要记录相关温度和湿度因素。发现最高温度是在14:00h和15:00h间,然后渐渐下降。对应的最高湿度是在14:00h和16:00h间,下降到最小是在16:00h和17:00h间,之后就又开始增加。

在显微镜40倍视野下,每张幻灯片随机选取5个视野统计花粉数量。通过花粉的形状和大小不同,来区分鉴定羊草花粉。使用收集的数据来估计花粉散播的空间分布情况。柱头可受性、成功授粉及花粉管的萌发:为了统计花粉在柱头上萌发长出花粉管的数量,采集从花开的雌蕊标记六个不同时间(0、1、2、3、24、27小时)所对应的峰值。用2.5%的戊二醛进行固定后,雌蕊放在70%的酒精中,置于10%的亚硫酸钠中,120℃高压(160kpa)15分钟,水溶性苯胺蓝色溶液中染色,用凡士林封片。激光共焦显微镜下观察检查柱头上花粉粒着落数量,花粉的萌发及花粉管。

花粉和种子收集生产

研究植物形态学,收集30个成熟的花粉在解剖镜下进行观察。在光学显微镜下样品固定在FAA然后分块嵌入在石蜡。确定每一朵花的花粉粒数量,每一多花从未开放到成熟对应5个不同的峰值。取一个未开裂的花药,在1ml1%TCC中撕裂,充分挤出花粉,室温染色30min,然后取出0.02ml滴在血球计数板上,在显微镜下计花粉数量,每个花序做3个重复,重复计量5个花序,经一定转化,即可得到每个花药的花粉量和每朵花的花粉量。在开花期,每天标记10个峰值。授粉2个月后,统计其结实率。繁殖力是除以数量的种子集授粉后2个月的总数在授粉花朵从峰值标记。

数据分析

运用Excel数据整理及直方图、折线图绘制等;用SPSS(10.0)软件进行数据分析及绘制三维图表。其中t-检验均采用P<0.05的显著水平。

结果

植物的形态学:羊草是两性花并且排成复峰值。有大约45+5峰值,植株高度在0.4m到0.6m间,在开花时0.14+0.02mm峰值。在每一个小惠状花有5-8朵颖花。每朵颖花含有浆片和稃片各2枚,雄蕊3枚,雌蕊1枚。成熟的柱头两个羽毛状的,有一个子房外壁有毛,花药二室四腔。子房有一个小室,包含一个倒生胚珠。胚珠具有双层珠被,薄珠心。在峰值为14:00h和18:00h间,花通常是同步地或向基地开放。一些处于顶端的花在14:00h开放,一些处于中间的花在15:00h开放。绝大多数处于中间和基部的花是在16:00h和17:00h间同步开放的。然而还有极少数是在17:00h后开放的。

花粉散播:在这个研究中,很少有植株的花是在6月26日之前开放的,并且在6月21日到25日从未收集到成熟的花粉粒。每天的花粉量先增长,在28日到达最大值,之后又逐渐减少,6月30日之后产生的花粉量<5%的峰值。在一天之中不同时期的花粉量是变化的并且不同部位对应不同的峰值,正如图3所示。在花粉密度变化在每一天之前类似的趋势在三个不同的位置在一个峰值。花粉传播始于14:00 h,但在低密度直到16:00 h。峰值发生在16:00h和17:00h之间,在这期56%的总花粉散播(图3)。17:00 h后,花粉密度急剧下降到55´54 m±2 3 104粒。

在一个峰值的不同位置观察到花粉密度是变化的。对于每个收集期间,花粉粒的数量是最高对应的是中间部分的峰值和最低的花粉粒数量对应上部的峰值。最高的花粉密度发生在16:00h和17:00 h在中间位置(330 63 3 104粒´m±2)。最低的花粉密度(44´50 m±2 3 104粒)发生17:00h和18:00h之间在较低的位置。发现在中间位置对应最高的花粉密度(148´0 3 104粒米±2)和发现在较低的位置对应最低(109´3 3 104粒米±2),那位置上128 5 3 104粒米´±2。

花粉活力与寿命:不同的染色方法给予了不同的评价花粉的可行性。沾着TTC花粉活力是62 +5%时(无花果。1 d),但沾着IKI的花粉活力86 +3%时(无花果。1 e)。两者的区别是选择高度显著的标准(P < 0 05)。新鲜花粉在2 h在80°C高温杀死之后,使用TTC对其进行染色观察不到色彩变化(无花果。1 f)。但是,大部分新鲜花粉进行高温杀死的花粉,使用同样的方式用IKI染色会发生颜色变化。

使用TTC染色表明,在室温下花粉可以保持大约3h活力。花粉可行性在此期间71%左右的花药裂开。当花粉是室温保存在培养皿中,生存能力下降很快。1小时后,在潮湿条件下生存能力下降到56%,在干旱条件下下降至44%;2 h后下降到34%和18%。虽然可行性的花粉保存在潮湿的条件下减少慢于在干旱条件下,但是3h后,这两种情况下的生存能力下降到低于5%。

当花粉粒落在柱头的表面时就开始授粉,花粉开始萌动。花粉粒萌动到长出花粉管大约需要3h。用苯胺蓝染色胼胝质对其花粉管进行染色。在实验条件下,大约有50%的花粉粒萌发。

柱头可授性:雌蕊在开花后大约3小时都保持可授性。激光扫描共焦显微镜检查表明,开花之前,几乎多有的柱头小且表面光滑。随着雌蕊摆脱苞片,风格和柱头拉长扩大明显大小,最后,开始接受花粉。花粉粒的数量到达柱头(授粉成功)在第一次3小时期间感受性逐渐增加高于稳定水平。在开花期大约6.7%的柱头具有可授性(15:00小时);然而,在这个时候平均不到一个花粉粒到达柱头。在15:00h和17:00h间可以显著的提高授粉。在18:00 h大约有86.7%的柱头平均可以接受16.5个花粉粒。此后,没有进一步显著增加(无花果5和6)。因此,最有效的授粉时期是在15:00h和18:00h间,不论是蕊授粉还是每个柱头接受的花粉粒数量(无花果5和6)。

花粉的生产和繁殖力:每个花粉粒产生峰值差异很小(26 444 6 1799,n = 10)。花粉:胚珠比是79333:1。观察处于旺盛期有关不同密度的花粉流变化。在单独的一个峰值,繁殖力是24.3,35.5和30.8%分别对应最低的、中间和偏上的位置的峰值(图7),以及峰值对应的花粉密度。

在整个授粉时期(26±6月30日),最是授粉时间变化往往与花粉流密度变化是相关联的(图

2)。繁殖力变化对应每天的峰值,所有峰值平均值是30.2%。从6月26日至28日它逐渐增加,紧随其后的是一个下降。在6月30日,繁殖力下降到16.5%。没有种子生产如果钉满了袋子。

讨论:这是常见的雌雄同体的被子植物产生花和胚珠比水果和种子多(威尔逊,1979;Bawa和

韦伯,1984;萨瑟兰和德尔菲,1984;萨瑟兰,1986)。解释的存在这些无果花,提出了两个假设(萨瑟兰,1987)。一个提出资源除了花粉限制种子生产。其他的假说提出,种子植物通常得不到足够的花粉或种子集满水果。花反映了花粉的数量,足够数量的花粉粒将达到一个柱头的概率(时候,1977)。在目前的调查,花粉产量多产的作为显示高花粉:胚珠比(79333:1)根据提出的定义的时候(1977年),对应该归类为展示专性异株异花受粉(最高外交级别)。此外,缺乏种子生产在峰值覆盖着袋也支持这样的观点,即羊草通常远交和拥有强大的植物壁垒。

在异花授粉的物种,它已经被报道,花蕊得不到足够的花粉或种子集水果——繁殖力可以提出补充人工授粉(Bawa和韦伯,1984;齐默尔曼和派克,1988;约翰斯顿,1991)。硕士(1984)观察到一个低密度花粉流由于异步裂开在羊草栽培人口,导致低繁殖力。然而,在当前的研究中人们发现开裂在自然条件下一般与从花粉散播同步。超过95%的峰值花在5 d 26至6月30日,56.15%花粉总量都集中在1600h和1700 h在四健会收集期。相应地,最高的繁殖力发生6月28日,而最低的繁殖力是发现在6月30日峰值后。结实和花粉密度表明两个的变化趋势是类似的,高繁殖力与开花时高花粉密度相符。这是进一步观察到相关繁殖力的变化与花粉密度在单独的一个峰值,既是最高的繁殖力和密度最高的花粉流出现的半腰峰值(图7)。从这个正相关,它是推断果实和种子设置可以限制,尤其是在花粉负载较低的峰值和超越时间26±6月30日。即使在上层峰值和期限内26±6月30日,成功授粉的频率可以降低当或在传粉者是不可靠的,因为异柱异花授粉的物种主要是外交系杂交或自交不亲和的(时候,1977)。

花粉活力被看做是花粉质量的一个重要的参数。TTC和IKI是相同的染色法来判断花粉的活力大小。据报道用IKI测的花粉活力大约是90%,然而繁殖力却低于50%。然而,在这里介绍的研究,用TTC法和IKI法染色测得花粉活力分别是62.4%和85.6%。这两种方法之间的差异极显著(P < 0 05),表明花粉活力和染色技术方法密切相关或者花粉染色反应作为花粉活力的一个重要指标(Fritz和Lukaszewski,1989;Sedgley和Harbard,1993)。对照试验用高温杀死花粉后.没有花粉粒能与TTc产生红色反应(图版vl-4),而IKI染色后,仍然有大部分的花粉粒被IKI染上蓝黑色(图版VI²2)。比较而言,T1℃能更准确地区分新鲜花粉与热杀死花粉,而IKI却不能。这说明由于IK[对热杀死花粉染色反应,所以其测定生活力的结果有可能偏高,相对而言TTc测定的结果更能反映羊草花粉的生活力状况。

花粉寿命是另一个有关繁殖力重要的因素,可能会限制种子生产(Fritz和Lukaszewski,1989;Dafni和Firmage,2000)。这里描述的实验表明,花粉可行性超过3h后,花粉活力会从70.8%急剧下降到5%。换句话说,这一物种花粉授粉的时间是短暂的。如果花粉到达雌蕊在延迟时间超过3小时,就可能发生授粉失败。由于羊草是风媒花粉的物种,生存能力低与高温度和相对湿度较低的典型干旱区密不可分。

在许多被子植物物种,雌蕊接受能力可以持续一天或几天里。一个长时间的柱头可授性有助于授粉成功(Nepi和Pacini,1993;Tangmitcharoen和欧文斯,1997;Sornsathapornkul

和欧文斯,1998;Aleemullah et al.2000)。这里给出的结果表明,养草的柱头可授性只持续大约3 h。超出这个时间,无论花粉的活力多么高和花粉的数量多大,授粉的结果通常都是失败的。有一个看似冲突更高密度和低繁殖力花粉对应上层位置的峰值(图7)。当天早些时候位于上层高花粉密度的花先开放(1400小时)与那时候其他花粉密度低的位置(1600±1700 h)相比较。事实上,当柱头可授性明显降低时,花粉密度却增加1600±1700 h)。它似乎表明,柱头可授性时间短是限制羊草种子产量的一个不利因素。

总之,目前的研究也表明,自然条件下人类对羊草花粉的寿命和柱头可受性的影响。特别是,它表明花粉密度变化和繁殖力发生不同位置对应的峰值。除此之外,花粉活力、花粉寿命及柱头可受性与繁殖力密切相关。数据显示,在自然条件这些因素都会影响养草的种子产量。大孢子发生、受精和胚胎的进一步研究,有助于更准确的理解这个物种低繁殖力的原因。

感谢

我们感谢内蒙古草原生态系统研究站提供现场和实验室设施。我们也感谢沈博士和林金星教授为建设性的批评的手稿。本研究重点项目成立中国科学院(KSCX1-08)。

毕业论文英文文献格式 篇3

参考文献(即引文出处)的类型以单字母方式标识,具体如下: M――专著C――论文集N――报纸文章 J――期刊文章D――学位论文R――报告

对于不属于上述的文献类型,采用字母“Z”标识。 对于英文参考文献,还应注意以下两点:

①作者姓名采用“姓在前名在后”原则,具体格式是:姓,名字的首字母.如:MalcolmRichardCowley应为:Cowley,M.R.,如果有两位作者,第一位作者方式不变,&之后第二位作者名字的首字母放在前面,姓放在后面,如:FrankNorris与IrvingGordon应为:Norris,F.&I.Gordon.;

②书名、报刊名使用斜体字,如:MasteringEnglishLiterature,EnglishWeekly。

二、参考文献的格式及举例

1.期刊类

【格式】[序号]作者.篇名[J].刊名,出版年份,卷号(期号):起止页码. 【举例】

[1]王海粟.浅议会计信息披露模式[J].财政研究,,21(1):56-58. [2]夏鲁惠.高等学校毕业论文教学情况调研报告[J].高等理科教育,2004(1):46-52.

[3]Heider,E.R.&D.C.Oliver.Thestructureofcolorspaceinnamingandmemoryoftwolanguages[J].ForeignLanguageTeachingandResearch,,(3):62C67.

2.专著类

【格式】[序号]作者.书名[M].出版地:出版社,出版年份:起止页码. 【举例】[4]葛家澍,林志军.现代西方财务会计理论[M].厦门:厦门大学出版社,:42.

[5]Gill,R.MasteringEnglishLiterature[M].London:Macmillan,1985:42-45.

3.报纸类

【格式】[序号]作者.篇名[N].报纸名,出版日期(版次). 【举例】

[6]李大伦.经济全球化的重要性[N].光明日报,1998-12-27(3).

[7]French,W.BetweenSilences:AVoicefromChina[N].AtlanticWeekly,198715(33).

4.论文集

【格式】[序号]作者.篇名[C].出版地:出版者,出版年份:起始页码. 【举例】

[8]伍蠡甫.西方文论选[C].上海:上海译文出版社,1979:12-17.

[9]Spivak,G.“CantheSubalternSpeak?”[A].InC.Nelson&L.Grossberg(eds.).VictoryinLimbo:Imigism[C].Urbana:UniversityofIllinoisPress,1988,pp.271-313.

1.毕业论文外文文献格式

2.留学生毕业论文的文献格式

3.论文格式与参考文献格式

4.毕业论文格式

5.文献综述字体格式要求

6.英语论文参考文献格式

7.参考文献格式学位论文

8.文献综述写作格式

9.详解文献综述格式

数据转换器英文文献 篇4

一个复杂纸盒的包装机器人

Venketesh N.Dubey 英国设计学院,工程和计算机,伯恩茅斯大学,普尔

Jian S.Dai 伦敦大学国王学院,英国伦敦大学,伦敦

摘要

目的—为了展示设计一种可以折叠复杂几何形状的纸盒的多功能包装机的可行性。设计/方法/方式—这项研究对各种几何形状的纸盒进行研究,将纸盒分为适当的类型以及机器可以实现的操作;把能加工这些纸盒,并进行机械建模和仿真,且最终可以设计和开发的包装机概念化。

研究结果—这种多功能包装机已经被证明是可能的。只需将这种多功能包装机小型化,并对它投资以促进其发展,这种机器可以成为现实。

研究限制因素/问题—本研究的目的是证明这种包装机的原理,但实际应用需要考虑结合传感器给出了一个紧凑的、便携式系统。

创意/价值—这项设计是独一无二的,并已被证明可以折叠各种复杂形状的纸盒。关键字:机器人技术 包装 自动化 文章类型:研究论文简介

产品包装是关键的工业领域之一,以自动化为首要权益。任何产品流通到消费者手中需要某种形式的包装,无论是食品、礼品或医疗用品。因此,对高速的产品包装有持续的需求。对于周期性消费品和精美礼品,这项需求更是大大增加。它们要求包装设计新颖且有吸引力,以吸引潜在客户。通常这类产品用外观精美、形状复杂的纸盒递送。如果采用手工方法进行包装,不仅令工人感到乏味且操作复杂,也费时和单调。

对于简单的纸盒包装,通过使用沿传送带布置的专用机器,已经获得了实现。这些机器只能处理固定类型的纸盒,任何形状和结构的变化很难纳入到系统之中。在大多数情况下,它们需要进行超过40种变化以适应同种类型但大小不同的纸盒,这就意味着每一个特定类型的纸盒需要一条包装生产线。从一种类型到另一种类型的纸盒折叠组装生产线的转换将会使资本支出增加。因为这些限制因素和转换生产线的相关成本,包装的灵活性将会失去。

因此,作为一种补充,手工生产线被引进以适应不同类型的纸盒的生产,从而解决转换生产线的问题。它们承担了大约10%的工作订单,并被用作生产促销产品的组装生产线。但是,问题仍然存在,手工生产线上的管理员和操作工需要一个长时间的学习过程,而且与机器生产线不同,劳动伤害主要是源于扭手动作。此外,手工生产线通常被认为是一个季节性的生产力,仍然需要专门的机器长年运行,以节约成本和时间。设计师追求奇幻和独特的纸盒包装以响应竞争激烈的市场,使包装工作更加困难。纸盒的风格和类型的频繁变化和小批量生产对纸盒装配和包装生产线提出了挑战,为此需要设计一种灵活的机器。

因此,这项责任放在了包装行业的身上,在可编程和可重构系统的帮助下充分加快转换过程以处理不同类型的纸盒。这种灵活的和高度可重构的系统的开发需要进行系统的分析和综合每个部件,即纸盒和纸盒的折叠模式、包装纸盒的机器、完整的组装操作。一种这样的方法(Lu和Akella,2000年)已经公布了,该方法使用固定装置来折叠纸盒。虽然这种方法能完成纸盒所有折叠操作,但实施的工作只是处理一个简单的矩形箱,其固定的自动装置被安装在指定的位置。但是,对于复杂几何体纸盒,需要对纸盒和折叠机构进行综合考虑,从而实现包装生产线的柔性自动化。

在复杂纸盒的折叠操作及工序分析方面,作者开展了大量的研究,并诉诸于图形理论、螺旋理论、矩阵理论且以一种空间结构表示纸盒;及其研究纸盒移动性和分析其结构外形(Dai and Rees Jones,1997a,b,c,1999;Dubey et al.1999a,b,c;Dubey and Dai,2001)。本文介绍从事设计能处理复杂几何形状纸盒的可重构纸盒折叠机的研究。设计和原理的需要

该项目被列在许多化妆品和香水供应商的愿望列表上,如伊丽莎白雅顿和卡尔文·克莱恩,并被Unilever Research UK积极地考虑了数年。他们愿意支持任何一种能够使用一些替代手段从而实现整个花式纸盒包装过程自动化的研究思想。结果,这个

23一台电动机驱动做垂直运动以及转动,从而使纸盒达到包装操作所需的任何位置。手指的关节直接通过关节马达驱动,整个系统需要控制14个轴。这些考量是基于高度的可重构性与控制最小数量的轴。

指尖的设计进行了专门地考虑,因为它们必须执行上一节所讨论的各种操作功能。受手工包装过程的启发,指尖设计采用带有V型槽的尖头。根据手工包装的需要,使其手指能在纸盒上施加“戳”和“挤”的力。该尖头用于戳操作,在V型槽的挤压下,纸板打开以进行塞操作。除了提供戳力和挤力,二自由度手指的Y形部分还能给扁平纸板提供暂时的推力。在有限自由度的情况下,这样的设计可以提供许多灵活的操作功能以处理不同构造不同类型的纸盒。

该模型提供了机器运行所需的全部运动信息(Dubey and Crowder,2003年)。包装机的参数模型已经被开发出来(Workspace4,1998年),几何外形和尺寸设计的改变可以非常容易地纳入到模型中,包括结构的验证。这也使机器部件的运动参数能在加工之前就得以确定。包装纸盒时,在纸盒上定位各种接触点,通过记录的各种接触点的位移,就可以实现手指的纸箱之间的运动的连通性。纸箱上的接触点可以由折叠次序的几何表示鉴别(Dubey and Dai,2001)。这些接触点用于测量每个手指关节的偏移量。将这些位移数据进行插值运算,生成最优手指路径,尽量减少不必要的手指运动,从而减少包装的周期时间。从模型中获得的插补数据可以下载,用以驱动手指。当前的研究工作是基于纸盒的几何特征及其折叠次序的研究,使整个包装过程可以实现自动化(迪比等,2000),而不是借助于纸盒的仿真。

图5显示了当纸盒折叠时,手指跟踪纸盒上的接触点。模拟模型为包装机器的设计以及控制提供了许多有价值的信息。例如,在维度和结构决定之前,模拟模型可用来检查机器的几何以及结构。通过改变模型的基本尺寸参数,任何新的机械零件几何信息都可直接获得。在纸盒的折叠过程中所得的运动数据和轨迹可用于手指系统控制。目前,模拟运动参数不可从直接整合到控制器中,因此这些数据都必须以数据文件的形式输入到控制器中。不过,这种方法可全面地校核折叠次序,然后下载这些数据并输入到控制器中。

插图2 另一种纸盒的包装机 讨论和结论

本文提出了一份灵活的、可重构的装配和包装系统。本研究的目的是设计一个可以处理不同几何形状的纸盒可重构的装配和包装系统。最初的想法是要开发一个可以展示对不同风格和复杂形状的纸盒的适应能力的系统。结果表明,该包装机可以折叠两个完全不同形状的纸盒。在任何情况下,折叠周期约为45s。虽然这不是一个优化的折叠时间,但是采用在线数据传输有望减少周期时间至30秒或更少。虽然一个非常灵活的纸盒包装机在用于车间生产之前仍有许多问题需要解决。不过,本研究的目的是验证面向包装行业的快速转换技术。

未来需要改进的部分包括优化手指导轨,使用力反馈触觉传感器,以避免纸板上的压力过大,且将在真空装置中进行折叠操作。还建议将仿真模型与实际机器相结合,使其能下载在线数据。X-Y工作台可用电机驱动和控制,实现自动重构。这些先进的技术,将使整个包装过程自动化, 从纸盒的二维图开始,然后确定其运动学特性并生成运动序列到完成产品包装。此外,如果能小型化,还计划将灵活的、可重构的机械手安装在一个机器人手臂上以得到更高灵活性。该系统不仅能进行纸盒折叠,也可以在折叠的同时将产品放入纸盒中。这将减少包装时间,也能够迎接对不断变化的高端私人产品包装需求的高度适应性的挑战。参考文献

Dai, J.S.(1996a), “Survey and business case study of the exterous reconfigurable assembly

metamorphic mechanism”, paper presented at Tenth World Congress on the Theory of Machine and Mechanisms(IFToMM), pp.98-103.Lu, L.and Akella, S.(2000), “Folding cartons with fixtures: a motion planning approach”, IEEE Transactions on Robotics and Automation, Vol.16 No.4, pp.346-56.Workspace4w(1998), User’s Guide, Robot Simulations Ltd, Newcastle upon Tyne.附件2:外文原文

(复印件)

上一篇:时政热点分析版下一篇:大学美术鉴赏作业